設計効率の最大化

ザイリンクスとそのエコシステムから提供されるデザイン・イネーブルメントは、ハードウェア設計者の生産性を向上させ、システムおよびソフトウェア開発者がすべてのプログラマブルFPGA、SoCおよび3D ICを直接活用できるようになります。ザイリンクスおよびエコシステムメンバーは、ハードウェア、ソフトウェア、モデル、プラットフォーム、およびIPベースの設計環境の組み合わせをサポートします。

The Vivado® Design Suite HLx Editionsは、すべてのプログラマブルSoC、FPGA、および再利用可能なプラットフォームの作成を可能にする超高生産性アプローチを可能にします。すべてのHLxエディションには、C / C ++ライブラリ、Vivado IPインテグレータ(IPI)、LogicCORE™IPサブシステム、およびVivadoインプリメンテーションツールスイートを含むVivado High-Level Synthesis(HLS)が含まれており、 IPベースの設計フローが含まれます。 UltraFast™高水準生産性設計手法ガイドと組み合わせると、従来の手法に比べて10〜15倍の生産性向上を実現できます。

SDSoC™開発環境により、Zynq SoCおよびMPSoCは、システムおよびソフトウェアエンジニアの幅広いユーザーベースを実現します。 SDx™ファミリのメンバーであるSDSoC開発環境には、拡張されたライブラリ、ボード、およびデザインサービスのエコシステムサポートが含まれており、C / C ++のアプリケーション開発を組み込むことができます。このパブリックアクセスリリースでは、プログラミングやプラットフォーム開発を容易にする統合デザイン環境(IDE)の機能強化も行われています。

アヴネットと、幅広いエコシステムを持つザイリンクスは、高度に差別化された組み込みアプリケーションの迅速な開発を可能にする幅広いZynq SoCおよびMPSoCベースの評価キットとコンポーネントを提供しています。

Vivado Logo
Xilinx Vivado RTL Xilinx Vivado IP Based Design Xilinx Vivado Software Development

 

 

ALDEC – EDAツールのグローバルリーディング・ベンダー

TLコードの様々な問題を設計の早期段階で解決するためのプラクティスソリューションシミュレーションを提供します。動作はした、でも評価ボード、実機では何故か動かない。 記述の問題?タイミングの問題? CDCの問題? リセットの問題?後から原因を見つけるのは大変です。AldecはそのようなFPGA設計者の抱える問題を、早期段階で解決するためのソリューションを提供しています。

製品のお問い合わせ

製品の購入や仕様に関するお問い合わせはこちらから。

お問い合わせ