XILINX - Image-Processing-development-with-XILINX-SDSoC-and-Vivado-HLS

Display portlet menu

XILINX - Image Processing development with XILINX SDSoC and Vivado HLS

03 May 2018 - 10 Jul 2018

Multiple Locations


Ein Anwendungsgebiet, in dem FPGAs, SoCs und MPSoCs sehr erfolgreich eingesetzt werden, ist die Bildverarbeitung. Doch der Einstieg in die Bildverarbeitung mit diesen Bausteinen kann einige Hürden aufweisen, die gemeistert werden müssen. Es gibt jedoch von XILINX einige Designtools, die uns bei der Entwicklung von Bildverarbeitungssystemen helfen können. Bereits vorhandene IP Cores können aus dem Vivado IP Katalog ausgewählt werden oder wir können mit Hilfe von Vivado HLS oder SDSoC schnell in C/C++ programmierte Algorithmen aufbauen und für ein FPGA synthetisieren. Des Weiteren stehen uns in der Vivado High Level Synthesis auch einige OpenCV Funktionen zur Verfügung, die für die Implementierung im FPGA, SoC oder MPSoC optimiert wurden. Dieses Seminar gibt einen Überblick in die Bildverarbeitung auf XILINX FPGAs, SoCs und MPSoCs. Zuerst werden die bereits in Vivado vorhandenen Image Processing IP Cores besprochen, die für die Erstellung von Bildverarbeitungssystemen verwendet werden können. Weiterhin wird diskutiert, wie wir mittels Vivado HLS eigene Video IPs aufbauen können und es wird gezeigt wie vorhandenen OpenCV Funktionen in ein HLS designintegriert werden können. Dabei wird auch auf den Softwareentwickler eingegangen, der mit Hilfe der High Level Synthese und dem SDSoC Tool in der Lage ist C/C++ Software Algorithmen auf FPGA Hardware zu beschleunigen. Das Seminar ist praktisch aufgebaut und es wird in Beispielen gezeigt wie ein Kamerasystem mittels fertiger IP und HLS IP cores aufgebaut werden kann.

More Information

XILINX - Image-Processing-development-with-XILINX-SDSoC-and-Vivado-HLS

Display portlet menu

RELATED EVENTS

Xilinx Design Workshops Based on Avnet MiniZed Board Herlev, Denmark

30 Aug 2018 - 30 Aug 2018
Herlev, Denmark

Are you interested in learning the new features in Xilinx Vivado SW suite and buzz words like Microblaze soft-core processor, Zync-7000 A9 hard-core processor, Vivado IP generation and simulation, Xilinx HLS tool flow and Free RTOS ? This MiniZed SpeedWay Design Workshop™ will help engineers jump start the development of single-core Xilinx® Zynq®-7000 All Programmable SoC devices using the Avnet MiniZed™ Zynq SoC development board, a cost-optimized prototyping platform for entry-level Zynq developers.

Xilinx Design Workshops Based on Avnet MiniZed Board Aarhus, Denmark

29 Aug 2018 - 29 Aug 2018
Aarhus, Denmark

Are you interested in learning the new features in Xilinx Vivado SW suite and buzz words like Microblaze soft-core processor, Zync-7000 A9 hard-core processor, Vivado IP generation and simulation, Xilinx HLS tool flow and Free RTOS ? This MiniZed SpeedWay Design Workshop™ will help engineers jump start the development of single-core Xilinx® Zynq®-7000 All Programmable SoC devices using the Avnet MiniZed™ Zynq SoC development board, a cost-optimized prototyping platform for entry-level Zynq developers.

Xilinx approach to Machine Learning and Artificial Intelligence

20 Jun 2018 - 20 Jun 2018
Italy, Milano, Hotel Michelangelo P.za Luigi di Savoia 6, 20124

Xilinx approach to Machine Learning and Artificial Intelligence Le soluzioni innovative di Xilinx per l' Artificial Intelligence.