XILINX Seminar: PLC2 Image Processing development | EBV Elektronik

Display portlet menu

Image Processing development with XILINX, SDSoC and Vivado HLS

09 Apr 2019 - 09 Apr 2019

Germany; Donaueschingen


Location: Germany; Donaueschingen

Date: 09.04.2019 

Duration: 1 day


Ein Anwendungsgebiet, in dem FPGAs, SoCs und MPSoCs sehr erfolgreich eingesetzt werden, ist die Bildverarbeitung.
Doch der Einstieg in die Bildverarbeitung mit diesen Bausteinen kann einige Hürden aufweisen, die gemeistert werden müssen. Es gibt jedoch von XILINX einige Designtools, die uns bei der Entwicklung von Bildverarbeitungssystemen helfen können. Bereits vorhandene IP Cores können aus dem Vivado IP Katalog ausgewählt werden oder wir können mit Hilfe von Vivado HLS oder SDSoC schnell in C/C++ programmierte Algorithmen aufbauen und für ein FPGA synthetisieren.
Des Weiteren stehen uns in der Vivado High Level Synthesis auch einige OpenCV Funktionen zur Verfügung, die für die Implementierung im FPGA, SoC oder MPSoC optimiert wurden.
Dieses Seminar gibt einen Überblick in die Bildverarbeitung auf XILINX FPGAs, SoCs und MPSoCs. Zuerst werden die bereits in Vivado vorhandenen Image Processing IP Cores besprochen, die für die Erstellung von Bildverarbeitungssystemen verwendet werden können. Weiterhin wird diskutiert, wie wir mittels Vivado HLS eigene Video IPs aufbauen können und es wird gezeigt wie vorhandenen OpenCV Funktionen in ein HLS designintegriert werden können.
Dabei wird auch auf den Softwareentwickler eingegangen, der mit Hilfe der High Level Synthese und dem SDSoC Tool in der Lage ist C/C++ Software Algorithmen auf FPGA Hardware zu beschleunigen.
Das Seminar ist praktisch aufgebaut und es wird in Beispielen gezeigt wie ein Kamerasystem mittels fertiger IP und HLS IP cores aufgebaut werden kann.

Die Seminarsprache ist Englisch.


Anwendbare Technologien
7-Series Families oder neuere

Voraussetzungen
Grundkenntnisse der FPGA-Technologie sind hilfreich

Grundkenntnisse von Vivado sind hilfreich

Grundkenntnisse VHDL

Grundkenntnisse C/C++ sind hilfreich

Register Now

XILINX Seminar: PLC2 Image Processing development | EBV Elektronik

Display portlet menu

RELATED EVENTS

Xilinx Webinar - Direct RF Sampling Solutions with Zynq UltraScale+ RFSoC

12 Sep 2018 - 11 Sep 2019
Online , On Demand

Online, On Demand Xilinx Webinar - Direct RF Sampling Solutions with Zynq UltraScale+ RFSoC The integration of direct RF-sampling data converters with Xilinx’s Zynq UltraScale+ RFSoC technology offers the most flexible, smallest footprint, and lowest power solution for a wide range of radio applications.

Works with Amazon Alexa

30 Apr 2019 - 19 Jun 2019
Multiple Locations

Technical workshop to build a Microchip IoT secured edge solution that supports “Works with Amazon Alexa”.

Vishay Webinar - DC/DC Solutions: Smallest footprint, offering the highest efficiency – Vishay´s microBUCK® & microBRICK®

08 Nov 2018 - 06 Nov 2019
Online, On Demand

Online, On Demand DC/DC Solutions: Smallest footprint, offering the highest efficiency – Vishay´s microBUCK® & microBRICK® Attend our webinar to familiarize yourself with Vishay´s NEW DC/DC solutions enhance your design.